Projeto de sistema embutido de tempo real tolerante a falhas para aplicações em processamento de alto desempenho


Desenvolvimento de um sistema embutido utilizando FPGA para aplicação de alto desempenho, atendendo as restrições de sistemas de tempo real, limitações de hardware e que contenha recursos de tolerância a falhas.

 



Início: 2007
Término: 2011
Coordenador: Mario Fernando Montenegro Campos
Integrantes do DCC: Antonio Otavio Fernandes,
Agência: CNPq
Programa: CTINFO / Edital MCT-SEPIN/CNPq/CT-INFO nº 13/2007 - Programa Nacional de Microeletrônica - PNM Design
Processo: 550160/2007-8
Natureza: Pesquisa
Situação: Encerrado